ICS Triplex T8442C स्पीड मॉनिटर मॉड्यूल
वर्णन
उत्पादन | आयसीएस ट्रिपलॅक्स |
मॉडेल | टी८४४२सी |
ऑर्डर माहिती | टी८४४२सी |
कॅटलॉग | विश्वसनीय टीएमआर सिस्टम |
वर्णन | ICS Triplex T8442C स्पीड मॉनिटर मॉड्यूल |
मूळ | युनायटेड स्टेट्स (यूएस) |
एचएस कोड | ८५३८९०९१ |
परिमाण | १६ सेमी*१६ सेमी*१२ सेमी |
वजन | ०.८ किलो |
तपशील
I/O आर्किटेक्चर्स
ट्रस्टेड सिस्टममध्ये व्यापक अंतर्गत निदान आहे जे गुप्त आणि उघड दोन्ही अपयशांना प्रकट करते. अनेक फॉल्ट टॉलरन्स आणि फॉल्ट डिटेक्शन मेकॅनिझमचे हार्डवेअर अंमलबजावणी बहुतेक सिस्टम घटकांसाठी जलद फॉल्ट डिटेक्शन प्रदान करते. सिस्टमच्या उर्वरित भागात दोषांचे निदान करण्यासाठी वापरल्या जाणाऱ्या स्व-चाचणी सुविधांना इष्टतम सुरक्षा उपलब्धता प्रदान करण्यासाठी परिभाषित केले आहे. या स्व-चाचणी सुविधांना परिस्थिती, म्हणजे अलार्म किंवा फॉल्ट टेस्ट परिस्थिती, ज्यामुळे त्या अनावश्यक चॅनेलमध्ये पॉइंट ऑफलाइन होतो, यासाठी ऑफलाइन ऑपरेशनचा कमी कालावधी आवश्यक असू शकतो. TMR कॉन्फिगरेशनमध्ये, ऑफलाइन ऑपरेशनचा हा कालावधी केवळ अनेक फॉल्ट परिस्थितीत प्रतिसाद देण्याच्या सिस्टमच्या क्षमतेवर परिणाम करतो. ट्रस्टेड TMR प्रोसेसर, इंटरफेस, एक्सपेंडर इंटरफेस आणि एक्सपेंडर प्रोसेसर हे सर्व नैसर्गिकरित्या अनावश्यक आहेत आणि ते अनेक दोषांना तोंड देण्यासाठी आणि लगतच्या स्लॉटमध्ये निश्चित ऑनलाइन दुरुस्ती कॉन्फिगरेशनला समर्थन देण्यासाठी डिझाइन केलेले आहेत आणि म्हणून त्यांना फारसा विचार करण्याची आवश्यकता नाही. इनपुट आणि आउटपुट मॉड्यूल अनेक आर्किटेक्चर पर्यायांना समर्थन देतात, निवडलेल्या आर्किटेक्चरचे परिणाम सिस्टम आणि अनुप्रयोग-विशिष्ट आवश्यकतांनुसार मूल्यांकन केले पाहिजेत. FTA मॉड्यूल्स आणि इतर सहाय्यक घटक विश्वसनीय सुरक्षा प्रणालीचा भाग म्हणून वापरण्यासाठी योग्य आहेत, जरी त्यामध्ये स्पष्टपणे TÜV चिन्ह समाविष्ट नसले तरी.
विश्वसनीय उच्च-घनता I/O विश्वसनीय उच्च-घनता I/O मॉड्यूल हे एकतर मूळतः त्रिकोणीकृत किंवा दुहेरी रिडंडंट असतात ज्यात व्यापक स्व-चाचणी आणि निदान सुविधा असतात. स्व-चाचण्या अशा प्रकारे समन्वित केल्या जातात की चाचण्यांच्या अंमलबजावणीदरम्यान मागणी असतानाही, बहुसंख्य पूर्ण करता येते. विसंगती आणि विचलन निरीक्षण पडताळणी आणि दोष शोधणे आणखी वाढवते. TMR प्रोसेसर नियंत्रकाच्या अंतर्गत इंटरफेसची चाचणी करतो. या उपायांच्या पराकाष्ठेमुळे उच्च पातळीचे दोष शोधणे आणि सहनशीलता येते, ज्यामुळे शेवटी अनेक दोष परिस्थिती असल्यास अपयश-सुरक्षित ऑपरेशन होते. विश्वसनीय मॉड्यूलसाठी सिस्टम मेमरीवर सर्वात वाईट केस दोष शोधण्याचे वेळा खालीलप्रमाणे आहेत:
सर्व प्रकरणांमध्ये, या कालावधीत दोष आढळला तरीही, प्रणाली प्रतिसाद देण्यास सक्षम राहील. एकाधिक दोष परिस्थितीत दुरुस्ती वेळेतील दुसऱ्या दोष शोध कालावधीचा विचार करणे आवश्यक असू शकते जिथे प्रणाली उच्च किंवा सतत मागणी असलेल्या सुरक्षा अनुप्रयोगांमध्ये वापरली जाते. सर्व उच्च-घनता I/O मॉड्यूलमध्ये लाइन-मॉनिटरिंग सुविधा समाविष्ट आहेत; सुरक्षिततेशी संबंधित I/O साठी या सुविधा सक्षम करण्याची शिफारस केली जाते. ट्रिप I/O करण्यासाठी एनर्जाइज करण्यासाठी या सुविधा सक्षम केल्या पाहिजेत, पृष्ठ ४२ वर एनर्जाइज टू ट्रिप कॉन्फिगरेशन पहा.
ही प्रणाली एकाच हाय-डेन्सिटी TMR I/O मॉड्यूल आर्किटेक्चरला समर्थन देते, जिथे सिस्टम थांबवणे किंवा त्या मॉड्यूलशी संबंधित सिग्नल त्यांच्या डीफॉल्ट स्थितीत किंवा त्यांच्या सक्रिय-स्टँडबाय कॉन्फिगरेशनमध्ये बदलण्याची परवानगी देणे स्वीकार्य आहे. पहिले सक्रिय-स्टँडबाय कॉन्फिगरेशन म्हणजे सक्रिय आणि अतिरिक्त मॉड्यूलना जवळच्या स्लॉट पोझिशन्समध्ये सामावून घेणे; दुसरे म्हणजे स्मार्टस्लॉट कॉन्फिगरेशन वापरणे जिथे एकाच मॉड्यूलची स्थिती अनेक सक्रिय मॉड्यूल्ससाठी अतिरिक्त म्हणून वापरली जाऊ शकते. सर्व कॉन्फिगरेशन सुरक्षिततेशी संबंधित अनुप्रयोगांसाठी वापरले जाऊ शकतात; थेट ऑनलाइन दुरुस्तीला समर्थन देणाऱ्या कॉन्फिगरेशनमधील निवड अंतिम वापरकर्त्याच्या पसंतीवर आणि एकाच वेळी दुरुस्त करायच्या दोषपूर्ण मॉड्यूलच्या संख्येवर अवलंबून असते.